|
Добро пожаловать, nik247
Ваш последний визит: Вчера в 22:38 Персональные сообщения: 0 непрочитанных, Всего 16. |
![]() |
|
Опции темы | Поиск в этой теме | Оценить тему | Опции просмотра |
#31
![]() |
|||
|
|||
Цитата:
Thnx... Понял. Значит у меня SDRAM стоит. С остальным тоже понятно. Впринципе ncdl можно руками выставить - почитав даташит Непонял я только почему у меня в sdram_init установлен 13-й бит - тоесть внутренее тактирование - а тут вызед писалось про то что sdram_init 8 или 9 тоесть External clk...... Sdram/ddr |
#31
![]() |
|||
|
|||
#32
![]() |
|||
|
|||
Цитата:
Не выйдет - питание 3.3 вольта и уровни другие. Корпус другой - 54 пиновый. |
#33
![]() |
|||
|
|||
Цитата:
![]() Цитата:
Т.е. вариант с DDR хорош, но его довольно сложно будет получить... Нужно будет сначала сделать sdram_init=0x0009 sdram_ncdl=0 Записать в nvram. После этого грузиться с SDR оно перестанет, а когда включите с DDR - должно загрузиться. После этого нужно будет подправить лоадер, чтобы у него по дефолту тоже был DDR. В приниципе, можно подключить JTAG, тогда реанимация будет возможна в любом случае. Сбросить можно будет, 10й пин. Зальются параметры для SDR. Я вот что подумал - панельки для этих корпусов бывают? Или это фантастика? Либо смотреть вариант с SDRAM: Hynix: HY57V561620CT (256 мегабит) Samsung: K4S561632E/K4S561632H (256 мегабит), K4S511632D (512) |
#34
![]() |
|||
|
|||
Вот откуда можно выдрать SDRAM нужную -
http://www.ultracomp.ru/common/good_...mall=1&id=8103 Годится любой 128 мегабайтный модуль из 4-х чипов. Не знаю, реально ли найти 256 мегабайтный из 4-х... |
#35
![]() |
|||
|
|||
Посмотрел схему делюкса. А12 появится, если распаять перемычки на месте R68, R69.
|
#36
![]() |
||||
|
||||
Мозг это я память имел ввиду.... :-) Цитата:
Кхм ... Я посмотрел описание битовых полей Sdram_init. Пардон в 512мегабит чипах у нас будет 10 бит на колонку - и что писать в sdram_init ? Явно не 8 может 0xC ? Цитата:
Так 9 или 10й? Что зам за чип ? Я даташит посмотрю - этот пин это clk какойнибудь или что? Мы так делали когда майлексы чинили 950-ы(рэйды) - они иногда дохли по причине слёта nvram и чтоб перепрошить её штатной програмулиной надо было хотябы загрузить комп а майлекс вешался при чтении битого nvram Цитата:
Не знаю про готовые но у меня приятель сам както делал для программатора - чтоб нврамы перешивать 93c66 Цитата:
Это помоему единственный вариант - потому как у sdram питание от 3.1 до 3.6 и уровни соответственно - в даташите же у самсунга написано. а у DDR извините 2.5 вольта.... |
#37
![]() |
|||
|
|||
Цитата:
Где взять схему ? Потому как - посмотрел вашу ссылку - 15 баксов это тьфу..... Можно и в закромах поискать у знакомых модули |
#38
![]() |
|||
|
|||
Цитата:
Цитата:
|
#39
![]() |
|||
|
|||
Цитата:
Угу скачал пдф на nvram. Так если её замкнуть на землю (может через резистор? не погорит там ничего?) то первая половина то прочтётся. Или нам это и надо? Насчёт памяти - буду искать на неделе - хочется сделать 64 а лучше 128 .... |
#40
![]() |
|||
|
|||
Цитата:
В "симметроне" значатся в прайсе. TSOP-2 66 ZIF http://www.definum.ru/Browse.aspx?uin=&g=1159&s=&p=4 99% что под заказ. |
#41
![]() |
|||
|
|||
Цитата:
![]() |
#42
![]() |
|||
|
|||
Цитата:
Ну блин ... Я понял - если это адресная шина и прямо с проца то както это .... Олег, извините что отвлекаю, но можно вопрос ещё.. Я просто не нашёл даташит нигде на BCM3302 . Если я правильно понимаю BCM3302 адресует память по 13 разрядной шине A0-A12, на чипах памяти ещё линии выбора банков (их четыре) B0-B1. Судя по sdram_init работа происходит в 32 битном режиме. Шина данных у проца 32-х битная? Тоесть с чипов памяти DQ0-DQ15 и теже линии с другого чипа идут на проц не зависимо(тоесть эти выводы чипов памяти не запараллелены)? Или там по другому? Если по другому то 3302 должен ещё производить выборку чипа по выводу CS . Там выбор банков (B0-B1) заведен прямо на проц я так понимаю и они запаралелены с обоих чипов? Просто даташита не нашёл поэтому не очень понятно как там организовано это всё. Если чипы памяти запаралелены и шина данных 32хбитная то тода получается что предел по памяти не 512 мегабайт а 1024. B0,B1 + A0-A12 (x2 Raws+Columns) = 28 2^28 = 256MB 256MB *4 (32 битное слово) =1024MB Просто чтобы понять как подсоединить не 2 а четыре чипа памяти надо знать подробности а даташита я не нашёл. Суть то в том что судя по всему 512мегабитные чипы найти большая проблема... P.S. Олег, у меня на делюксе sdram_init установлен в 0x2008 - хотя везде в форуме упоминается только 0x0008 тоесть 13 бит (если от нуля считать) у меня установлен что по доке означает Internal CLK. А у всех он сброшен.... Меня сие смущает.... |
#43
![]() |
|||
|
|||
Дык глянули бы схему Делюкса, вопросы бы отпали. Процессор умеет аж до A13 адресовать (кстати, BCM3302 - это условное имя ядра, отдельно такого устройства не существует). Суть в том, что у ёмких чипов памяти CAS идёт не по всем разрядам шины адреса, поэтому объём памяти меньше получается.
А флешка сидит на отдельной шине. sdram_init=0x2008 у всех делюксов. Я пробовал включить Internal clock на премиум - тоже работает. Не знаю, зачем АСУСу это понадобилось. Скорее всего они просто скопировали значение не понимая, что это значит. Ведь ровно там же они ошиблись и с размером памяти (было ведь только 16 мегабайт разрешено)... |
#45
![]() |
|||
|
|||
Цитата:
Весьма познавательно. Когда ждать результатов с memory mod? ![]() Останется еще выкинуть WiFi mini-pci, поставить вот это: http://www.advantech.ru/products/mod...el_id=1-1TZWXI и можно на поток девайс ставить. ![]() |
![]() |
|
|
![]() |
||||
Тема | Автор | Раздел | Ответов | Последнее сообщение |
Прошивка Олега и обновление 500gP | alex213 | Russian Discussion - РУССКИЙ (RU) | 4 | 16-10-2006 14:31 |
неудачно увеличил память | seon | Russian Discussion - РУССКИЙ (RU) | 3 | 10-10-2006 13:24 |
500gp + chello | lhfg | German Discussion - Deutsch (DE) | 3 | 20-09-2006 20:38 |
wi-fi в 500gP как клиент | Yaroslav | Russian Discussion - РУССКИЙ (RU) | 10 | 17-09-2006 10:03 |
Help needed: 500gP and Microcom router | wlcina | WL-500g Q&A | 0 | 05-09-2006 15:39 |